XC17S100AVO8I芯片介绍
XC17S00A 系列 PROM 提供了一种易于使用、经济高效的方法来存储 Spartan-II/Spartan-IIE 设备配置比特流。当 Spartan 设备处于主串行模式时,它会生成驱动 Spartan PROM 的配置时钟 . 在时钟上升沿之后的短暂访问时间内,数据出现在连接到 Spartan 器件 DIN 引脚的 PROM 数据输出引脚上。 Spartan 设备生成适当数量的时钟脉冲以完成配置。 配置后,它会禁用 PROM。 当 Spartan 设备处于从串行模式时,PROM 和 Spartan 设备都必须由输入信号计时。对于设备编程,Xilinx 联盟或 Spartan 设备设计文件转换为标准 HEX 格式,然后传输到大多数 商业PROM程序员。
XC17S100AVO8I芯片特征
XC17S100AVO8I芯片管脚
管脚描述
管脚名称 | 8-pin PDIP (PD8/PDG8) and VOIC/TSOP (VO8/VOG8) | 20-pin SOIC (SO20) | 44-pin VQFP (VQ44) | 管脚描述 |
DATA | 1 | 1 | 40 | 数据输出,高阻状态,无论是 CE或原始设备制造商不活跃。编程期间时,DATA 引脚为 I/O。请注意,请注意,OE 可以编程为高电平有效或低电平有效. |
CLK | 2 | 3 | 43 | 如果 CE 和 OE 都处于活动状态,则 CLK 输入上的每个上升沿都会递增内部地址计数器。 |
RESET/OE (OE/RESET) | 3 | 8 | 13 | 当为高电平时,此输入保持地址计数器复位并将 DATA 输出置于高阻抗状态。 该输入引脚的极性可编程为 RESET/OE 或 OE/RESET。 为避免混淆,本文档将引脚描述为 RESET/OE,尽管所有设备上都可能有相反的极性。 当 RESET 有效时,地址计数器保持为零,DATA 输出处于高阻状态。 该输入的极性是可编程的。 默认为高电平有效 RESET,但首选选项为低电平有效 RESET,因为它可以连接到 FPGA 的 INIT 引脚和上拉电阻。• 该引脚的极性在编程器接口中控制。 使用 Xilinx HW-130 编程器软件可以轻松反转此输入引脚。 第三方程序员有不同的方法来反转此引脚。 |
CE | 4 | 10 | 15 | 当为高电平时,该引脚重置内部地址计数器,将 DATA 输出置于高阻抗状态,并强制设备进入低 ICC 待机模式。 |
GND | 5 | 11 | 18, 41 | GND是接地连接 |
VCC | 7, 8 | 18, 20 | 38, 35 | VCC 引脚将连接到正电压电源。 |