描述

开发人员现在可以在数字视频设计中以高达 1080p H.264 30fps 的速度提供水晶般清晰的多格式视频(编码和
新的 TMS320DM368 可以在数字视频设计中提供高达 1080p H.264 30fps 的清晰多格式视频(编码和闭环解码),而无需担心视频格式支持、有限的网络带宽、有限的系统存储容量网络带宽、有限的系统存储容量或成本。视频处理器,使数字视频设计无需担心视频格式支持受限、网络带宽受限、系统存储容量受限或成本问题。DM368 可实现 1080p 30fps H.264 高清视频处理,并与 DM368 的引脚完全兼容。与 DM365 处理器的引脚完全兼容,使用相同的 ARM926EJ-S 内核,运行频率为 432 MHz。
这款基于 ARM9 的 DM368 设备支持符合生产标准的 H.264BP/MP/HP、MPEG-4、MPEG-2、MJPEG 和 VC1、MJPEG 和 VC1/WMV9 编解码器,使客户能够灵活地为应用选择合适的视频编解码器。
为客户灵活选择适合其应用的视频编解码器。这些编解码器在独立的协处理器(HDVICP 和 MJCP)上运行,卸载了主 ARM 处理器的所有压缩需求。
压缩需求。这样,开发人员就能从 ARM 中获得应用的最佳性能,包括性能,包括多通道、多流和多格式需求。
视频监控设计人员可实现更高的压缩效率,在不增加网络带宽的情况下提供更多存储空间。
网络带宽。媒体播放和摄像头驱动应用的开发人员,如视频门铃、数字标牌、数字录像机、便携式媒体播放器等应用的开发人员可以利用低功耗的优势,确保互操作性以及产品的可扩展性。

规格特点

设备
- 高性能数字媒体 - ARM926EJ-S™ 内核
系统级芯片 (DMSoC) - 支持 32 位和 16 位
- 432-MHz ARM926EJ-S 时钟速率(Thumb® 模式)指令集
- 两个视频图像协处理器 - DSP 指令扩展和单周期
(HDVICP, MJCP) 引擎 MAC
- 支持一系列编码、解码和 - ARM® Jazelle® 技术
视频质量操作 - 嵌入式 ICE-RT 实时逻辑
- 视频处理子系统调试
- 硬件人脸检测引擎 - ARM9 存储架构
- 将引擎大小调整为 1/16 倍至 8 倍 - 16 千字节指令缓存
- 16 位并行 AFE(模拟前端) - 8K 字节数据缓存
高达 120 MHz 的接口 - 32K 字节 RAM
- 4:2:2 (8-/16 位) 接口 - 16K 字节 ROM
- 8/16 位 YCC 和高达 24 位 RGB888 - Little Endian
数字输出 - 两个视频图像协处理器
- 用于高清模拟视频输出(HDVICP、MJCP)引擎的 3 个 DAC
- 硬件屏幕显示 (OSD) - 支持一系列编码和解码
- 可进行 1080p 30fps H.264 视频操作
处理 - H.264、MPEG4、MPEG2、MJPEG、JPEG、
- 外设包括 EMAC、USB 2.0 OTG、WMV9/VC1
DDR2/NAND, 5 SPI, 2 UART, 2 - 视频处理子系统
MMC/SD/SDIO, 键扫描 - 前端提供:
- 8 种不同的启动模式和可配置 - 硬件面部检测引擎
省电模式 - 用于实时图像的硬件 IPIPE
- 引脚对引脚和软件与处理兼容
DM365 - 调整大小引擎
- 扩展温度 (-40ºC - 85ºC) - 调整图像大小从 1/16 倍到 8 倍
水平/垂直分离
- 3.3 V 和 1.8 V I/O,1.35 V 内核控制
- 采用 65 纳米工艺的 338 引脚球栅阵列 - 两个同时输出路径
技术 - IPIPE 接口 (IPIPEIF)
- 高性能数字媒体 - 图像传感器接口 (ISIF) 和 CMOS 片上系统 (DMSoC) 相机接口
- 432-MHz ARM926EJ-S 时钟速率 - 16 位并行 AFE(模拟前端)
- 4:2:2 (8-/16 位) 接口 接口速率高达 120 MHz
- 支持 1080p 30fps H.264 视频 - 与普通视频解码器连接的无胶接口
处理解码器
- 引脚与 DM365 处理器兼容 - BT.601/BT.656/BT.1120 数字 YCbCr
- 与 ARM9™ 4:2:2 (8-/16 位) 接口完全软件兼容
- 可为 432-MHz 提供扩展温度 - 直方图模块

功能框图

PCB 叠层
如表所示,器件布线所需的最小堆叠层数为六层。为容纳其他电路或减小 PCB 基底面尺寸,可在 PCB 叠加层中添加额外层,以容纳其他电路或减小 PCB 基底面的尺寸。
完整的堆叠规格如下。